卒業生とその進路

イメージセンサ/プロセッサ三次元集積システムに向けた非同期無線通信および画像処理プロセッサアーキテクチャに関する研究


松山 健人

2014 年度 卒 /修士(工学)

修士論文の概要

本研究は、コンピュテーショナルイメージング処理分野を応用ターゲットとして、高並列イメージセンサ、高並列イメージプロセッサ、磁気結合によるチップ間インターフェイス(TCI)などの技術を磨き、これまでにない三次元集積システムを実現することを目指している。ここ数年で、アナログカメラからデジタルカメラに継承されてきた光学処理系(端的にはレンズと絞り)をデジタル信号処理に置き換えることにより、より豊かな映像表現やより正確な画像理解・認識を実現しようとする試みであるコンピュテーショナルイメージングと呼ばれる分野が注目を集め始めている。この応用としては、例えば記録後にピント位置やボケ具合を自由に調整できたり、動きのある物体のブレを止めて見せたりできるデジタルカメラの実現、高速で動く物体を正確に測距しながら詳細に形状認識可能なマシンビジョンの実現、などが例として挙げられる。この技術は、セキュリティシステム、ロボットなどの画像処理モジュールに、今後革命的な進歩をもたらしていくと予想されている。

この分析を踏まえ本研究では、今後重要性が増していくコンピュテーショナルイメージング分野において特に必要とされるイメージプロセッサの高速化・低電力化を合わせて実現することが可能なコンパクトで低電力な3次元集積システムを実現し、スマートソサイエティの一翼を担うインテリジェントな画像処理モジュールの革新的基盤技術を確立することを、本研究の目的に定めた。このような目標を達成するために、本研究では、イメージセンサ、イメージプロセッサ、および両者間の結合を従来の1次元的なアーキテクチャから2次元並列アーキテクチャに刷新することを提唱している。本研究では、様々な技術検討の中から、以下の項目にブレークダウンして研究を進め、それぞれについて議論を行う事で、本論文を構成した。1つ目は、イメージセンサ/プロセッサの並列ブロックの数を2と置いたときに、視差から深さ情報を低計算量で生成するアルゴリズムとその省リソースハードウェアアーキテクチャの研究(ステレオマッチングに相当)を行い、先攻研究に対して、更なる資源節約や、スケールの拡張を施した。2つ目は、センサ-TCI-プロセッサ全体のLSI実装及び測定をし、インターフェイスを回路の評価を行った。

学術論文

  1. Ikebe M., Uchida D., Take Y., Someya M., Chikuda S., Matsuyama K., Asai T., Kuroda T., and Motomura M., "3D stacked imager featuring inductive coupling channels for high speed/low-noise image transfer," ITE Transactions on Media Technology and Applications, vol. 4, no. 2, pp. 142-148 (2016).

国際会議

  1. Ikebe M., Uchida D., Take Y., Someya M., Chikuda S., Matsuyama K., Asai T., Kuroda T., and Motomura M., "Image sensor/digital logic 3D stacked module featuring inductive coupling channels for high speed/low-noise image transfer," 2015 Symposia on VLSI Technology and Circuits, 4-1, Rihga Royal Hotel, Kyoto, Japan (Jun. 15-19, 2015).
  2. Sanada Y., Ohata K., Ogaki T., Matsuyama K., Ohira T., Chikuda S., Igarashi M., Kuroda T., Ikebe M., Asai T., and Motomura M., "FPGA implementation of a memory-efficient stereo vision algorithm based on 1-D guided filtering," Proceedings of the 2014 International Conference on Circuits, Systems, and Control, pp. 25-30, Lindner Grand Hotel Beau Rivage, Interlaken, Switzerland (Feb. 22-24, 2014).
  3. Ohata K., Sanada Y., Ogaki T., Matsuyama K., Ohira T., Chikuda S., Igarashi M., Ikebe M., Asai T., Motomura M., and Kuroda T., "Hardware-oriented stereo vision algorithm based on 1-D guided filtering and its FPGA implementation," Proceedings of the 2013 IEEE International Conference on Electronics, Circuits, and Systems, pp. 169-172, Yas Viceroy Hotel, Abu Dhabi, UAE (Dec. 8-11, 2013).

国内学会

  1. 松山 健人, 真田 祐樹, 大畑 克樹, 大平 貴徳, 築田 聡史, 五十嵐 正樹, 池辺 将之, 浅井 哲也, 本村 真人, 黒田 忠広, "省メモリ指向ステレオマッチングアルゴリズムのLSIアーキテクチャ," STARCシンポジウム2014, 新横浜国際ホテル, (横浜), 2014年1月29日.
  2. 松山 健人, 真田 祐樹, 大畑 克樹, 大垣 哲郎, 大平 貴徳, 築田 聡史, 五十嵐 正樹, 池辺 将之, 浅井 哲也, 本村 真人, 黒田 忠広, "ハードウェア指向ステレオマッチングアルゴリズムのアーキテクチャとそのFPGA実装," VDECデザイナーズフォーラム2013, 東京大学武田先端知ビル, (東京), 2013年8月25-26日.