# 単電子ニューロデバイスの熱雑音特性に関する数値的考察

## 大矢 剛嗣† 浅井 哲也† 加賀谷 亮† 廣瀬 哲也† 雨宮 好仁†

† 北海道大学大学院情報科学研究科 060-0814 札幌市北区北 14 条西 9 丁目

E-mail: <sup>†</sup>{oya,asai,kagaya,hirose,amemiya}@sapiens-ei.eng.hokudai.ac.jp

あらまし 自然界(たとえば生物の脳)において、情報処理を行うシステムの構成要素が不均一であるものが多々ある。それ にもかかわらず系全体としては正しく動作する。さらに、ノイズ下においてもロバストに情報処理を行う。近年、ニューラル ネットワークのノイズに対する冗長性に関して様々な報告がされている。ニューラルネットワークに現れるロバスト性を仮 に単電子回路で実現できたならば、デバイスエラーや熱雑音に対して冗長な単電子LSIを実現できると考える。本研究では、 単電子回路でニューロン回路を構成し、それを用いた競合ニューラルネットワークをつくる。また、これらの回路についてシ ミュレーションにより動作の確認を行う。シミュレーションから得られるデータを基に単電子ニューラルネットの熱雑音特性 について考察を行う。

キーワード 単電子回路,競合ニューラルネットワーク,耐故障性,耐雑音性

Numerical Examinations of Single-Electron Neural Devices –Temperature Characteristics on Competitive Neural Network–

Takahide OYA<sup>†</sup>, Tetsuya ASAI<sup>†</sup>, Ryo KAGAYA<sup>†</sup>, Tetsuya HIROSE<sup>†</sup>, and Yoshihito AMEMIYA<sup>†</sup>

† Graduate School of Information Science and Technology, Hokkaido University Kita 14, Nishi 9, Kita–ku, Sapporo, 060–0814, Japan

E-mail: †{oya,asai,kagaya,hirose,amemiya}@sapiens-ei.eng.hokudai.ac.jp

**Abstract** Information processing devices in the natural world; e.g., our central nervous systems, can operate correctly under a noisy environment even though the unit elements are sensitive to noises. Recently many researchers have reported noise tolerance on neural networks. If we apply such tolerance of neural networks to single-electron circuits, we may design novel single-electron LSIs that have such tolerance for device failure or thermal noise. In this report, we propose a neuron circuit with a single-electron circuit, and a neural network with the circuit. We investigate noise and falut tolerance of the proposed network circuits by numerical simulations.

Key words single-electron circuit, competitive neural network, fault tolerance, noise tolerance

-1 -

### 1. はじめに

単電子集積回路は、超低消費電力・集積密度の観 点から次世代集積デバイスの候補として期待されて いる。また、単電子デバイス固有の量子的振る舞い が、量子コンピューティングをはじめとする次世代 計算パラダイムに利用できると考えられ、研究が進 んでいる。しかし単電子回路は、デバイスの不均一 性や熱雑音に起因する動作エラーが発生しやすい。 したがって、これまで提案されている決定論的計算 アーキテクチャや、量子アルゴリズムを用いて、目 的の計算を行うには様々な工夫が必要である(たと えば、[1]~[5])。このような量子コンピュータ・量子 デバイスの中でノイズ耐性の観点から [4], [5] などは 実用に近いと考えられる。これらは、ノイズに対し て様々な創意工夫(例えば、容量値が非常に小さい 微細素子の作製手法 [4] (回路の容量値が小さいほど 熱雑音に強くなる)やエラー補償アルゴリズム[5]) が込められている。

ところで、自然界にはロバスト性をもつシステム の様々な例がある(構成要素の不均一性、フォールト トレラント性、ノイズ耐性)。そのようなシステムか ら何かヒントを得て、ロバストな情報処理を行う単 電子集積回路が実現できないか? そのような情報 処理を行う典型的な例として、生物の脳があげられ る。ニューロンの不均一性は、半導体デバイスのそ れと比べるとかなりひどい。また成人の脳では、一 日十万個のオーダーでニューロンが死ぬ上、日常的 に、電磁波や時には物理的衝撃を受ける。それ(も ちるんそれらの度合いによるのだが)にも関わらず、 脳はロバストに情報処理を行う。

古典ニューラルネット(パーセプトロンやホップ フィールドの連想記憶ネットワーク)でさえ、ニュー ロンやシナプスの除去(故障)に対してロバスト性 が伺える(配線結合の破壊に対して構造的に安定)。 下澤等は、コオロギの微小脳を例にとり、生物が熱 雑音に悩まされているばかりではなく、そのエネル ギーと確率をうまく利用していることを示した[6]。 さらに近年、深井等により示された確率ニューラル ネットワークでは、結合状態がばらばらであっても、 外界からノイズを与えると、数ミリ秒の精度でニュー ロン群が同期発火する[7]。これは、ニューロン間の 正のフィードバックが、ネットワーク全体を発火さ せる直前程度の強さでかかっているため、外界から ノイズが加わると、そのノイズによってネットワー ク全体のニューロンが同期発火するからである。そ のため、情報がニューロンの発火の同期, 非同期に 変換される場合、神経デバイスのバラツキはあまり 効いてこない。また、浅井等は、ニューロンの集団 による情報コーディングを提案し、それによって、 ニューロンレベルではない、ネットワークレベルで の情報処理の冗長性を示した [8]。同一の情報を複数 のニューロンに分散して与え、その処理結果も、単 ーのニューロンではなく、複数のニューロンの処理 結果の多数決的処理によって評価されるため、デバ イスの故障やノイズが最終結果に与える影響は少な くなる。また近年、減衰シナプスを用いたバースト 同期検出機構をハード化した際、MOS デバイスのバ ラツキの増加に対して同期検出のパフォーマンスが 非単調増加する、つまり、バラツキの増加によりパ フォーマンスが増加する領域の存在を示した [9]。

上記のようなネットワークを仮に単電子回路で実 現できたとすれば、ロバスト性に関する何らかの恩 恵が受けられて、(処理できる情報処理は限られる のだが)デバイスの故障や熱雑音にセンシティブで ない情報処理デバイスが実現できる可能性が高い。 そこで本研究では、上記の多数決型情報処理を行う ニューラルネットワーク例にとり、その単電子集積 回路化を行い、その熱雑音耐性について調べる。

## 2. 回路化するスパイクニューロンモ デルと競合ニューラルネット

脳は様々な情報処理を行う際、個々の神経細胞に 担っている情報の必要性に応じて選択的活性化・非 活性化を行っている。このような現象は一般に競合 と呼ばれる。競合現象は、脳における意志決定およ び運動制御などの神経情報処理の中枢であると考え られている[10],[11]。これまで、脳における競合現 象の重要性に動機づけられて、様々な競合神経モデ ルが提案されてきた[12]~[17]。本稿では、複雑な学 習則や特別なネットワーク構造を必要としない、シ ンプルな相互抑制型競合ニューラルネットの回路化 を行い、その動的特性,特にノイズ耐性について調 べる。

最も簡単な競合ネットワークの構成を図1に示す。 図1(a) に示すN 個のニューロンからなるネットワークは、本質的に $O(N^2)$ の配線を持つ。ここで、結合重みが一定の場合、図1(b) に示すような配線数O(N)のネットワークに簡略化できる[8]。ここで、ニューロンEを興奮性ニューロン,ニューロンGを抑制性ニューロンGは、ニューロン

-2 -



Eにより興奮し、ニューロンGが興奮するとニュー ロンEが抑制されるため)。また、これらのニュー ロンは、休止、興奮、不応期を持つ積分発火型スパ イクニューロンであるとする。ここでは、以下に示 す三値の積分-発火型ニューロンモデル[18],[19]

$$x^{t+1} = \begin{cases} \diamondsuit, & (x^t = \clubsuit) \land (I \ge 1) \\ \clubsuit, & (x^t = \diamondsuit) \\ \clubsuit, & (x^t = \clubsuit) \land (I = 0) \lor (x^t = \clubsuit) \end{cases}$$
(1)

を用いてネットワークの動作を説明する。ここで、  $x^{t}$  は時刻 t におけるニューロンの状態(休止;♣, 興 奮; $\diamond$ , 不応;♠ の三状態), I はニューロンの外部入力 を表わす。外部入力がなければ(I = 0)、ニューロ ンは休止状態( $x^{t} =$ 休止)で安定する。外部入力を 受けると( $I \ge 1$ )次のステップでニューロンが興奮 ( $x^{t+1} =$ 興奮)し、さらに次のステップでニューロ ンは不応状態となる( $x^{t+2} =$ 不応)。外部入力の有 無に関わらず、次のステップでニューロンは休止状 態となる。

このようなニューロンを N 個用意して、図 1(b) に 示すネットワークを構成する。ニューロン E と G に (1) のスパイクニューロンモデルを用いると、ネット ワークにおけるそれぞれのダイナミクスは

$$x_{i}^{t+1} = \begin{cases} \diamondsuit, & (x_{i}^{t} = \clubsuit) \land (I_{i} \ge 1) \land (y^{t} = \clubsuit) \\ \clubsuit, & (x_{i}^{t} = \diamondsuit) & (I_{i} \ge 0) \lor (y^{t} = \clubsuit) \\ \clubsuit, & (x_{i}^{t} = \clubsuit) \land (I_{i} = 0) \lor (x_{i}^{t} = \clubsuit) \end{cases} , (2)$$
$$y^{t+1} = \begin{cases} \diamondsuit, & (y^{t} = \clubsuit) \land (x \ge 1) \\ \clubsuit, & (y^{t} = \diamondsuit) \land (x \ge 1) \\ \clubsuit, & (y^{t} = \diamondsuit) & (x^{t} \ge 1) \\ \clubsuit, & (y^{t} = \diamondsuit) \land (x \ge 0) \lor (y^{t} = \clubsuit) \end{cases} , (3)$$
$$(\star: \sum_{i}^{N} (x_{i}^{t} = \diamondsuit))$$

と表わせる。ここで、 $x_i^t$ はi番目のニューロンEの 状態, $y^t$ はニューロンGの状態を表わす。また、外 部ノイズによるニューロンの誤った発火を考慮して、



状態更新時に以下のようなルール  $x_i^{t+1}$ (or  $y^{t+1}$ ) =  $\begin{cases} \bullet , \text{ (if rand}[0:1) < R) \\ \diamondsuit, \text{ (else)} \end{cases}$ , (4) ( •; 状態変化なし )

を加える。ここで、Rはノイズ因子 ( $R \rightarrow 1$ でノイズ無し)を表わす。

上記 (2), (3) のネットワークの振る舞いを図 2 に示 す(N=500)。ここで、グラフの横軸はニューロン 番号,縦軸はニューロン出力の平均発火率を表わす。 また、各ニューロンへは、 $I_i(t) = \overline{t \mod (i+3)}$ なる 外部入力(ニューロン番号 i の増加に対して入力値 I<sub>i</sub> 結果に着目すると、最大の入力を受けているニュー ロン(i = 0)と最小のニューロン(i = 499)の出力 の平均発火率は、おおよそ二桁異なる。ニューロン番 号の増加に伴い線形に減少する入力に対して、出力 の平均発火率が指数関数的に減少する。つまり、高い 入力を受けているニューロンが発火し、低い入力を 受けているニューロンは発火しない、というニューロ ン間の競合現象が起こる。この現象は、ノイズの増  $m(R \rightarrow 0)$ に対しても構造的に安定である。 $R \rightarrow 0$ によってニューロン G の誤発火頻度が増加すること からニューロン E が抑制され、全体の平均発火率が 減少するが、それでもなお(R = 0.3の場合でさえ) 高い入力を受けているニューロンのグループと低い 入力を受けているグループの間で、ニューロン出力 の平均発火率がおおよそ二桁異なる。したがって、ノ イズ環境下でも神経競合における勝者と敗者のクラ スタ分類は十分に可能である。この結果は、熱雑音

-3 -



にセンシティブな単電子回路を用いても、勝者と敗 者のクラスタ分類の実現可能性を示している。以下 の章では、単電子振動子で構成したニューロンによ る競合ネットワークが、熱雑音の増加( $R \rightarrow 0$ に相 当)に対してどの程度冗長性を持つか数値的に調べ る。

### 3. 単電子競合ニューラルネットの 構成

ここでは、前章で述べた積分-発火型ニューロンの 単電子回路による構成を考える。また、このニュー ロン回路を用いて図1(a)に基づくネットワーク回路 を構成する。動作シミュレーションによって、提案 するネットワークが図2のような挙動を示すか検証 を行う。

#### 3.1 積分-発火型ニューロンの回路化

(1) に示した興奮、不応、休止の三状態を持つ積分-発火型のニューロン回路を構成するために、本稿で は単電子振動子(図3(a))を用いる。この単電子振動 子は、トンネル接合 (C<sub>i</sub>), 高抵抗 (R<sub>i</sub>), バイアス電圧 V<sub>dd</sub>からなる。この振動子は、極低温下でクーロン ブロッケード効果によりノード電位が振動する[20]。 動作の例を図3(b)に示し、その仕組みを以下に示す。 図 3(a) において、バイアス電圧をトンネルしきい値 以下になるように設定する。すると、ノードに入力 信号(電位パルスなど)が与えられなければノード の電位は与えられているバイアス電圧と同じ電位に 安定する(図3(b);休止状態)。次に、休止状態でノー ド電位がトンネルしきい値を越えるのに十分な大き さの信号が入力されると、ノードの電位がしきい値 を越える。すると、確率的にグラウンドからノードに 電子がトンネルする。ノードの電位は、ノードに電子 がトンネルすると同時に正から負に転じる (図 3(b);



興奮状態)。このノード電位の急激な変化をニューロ ンのスパイク信号と考える。ノードの電位が負に転 じると、ノードとバイアス電源の間に電位差が生じ るため、バイアス電圧と高抵抗により充電が行われ る(図3(b);不応状態)。最終的には充電の効果でノー ド電位は元の休止状態に戻る。この、不応状態では 信号が入力されてもノード電位がトンネルしきい値 に達しない限りトンネルが発生しない。単電子振動 子は以上のような挙動を示すため、ニューロンの持 つ三状態を実現できる。

ニューロン回路および、ネットワーク回路におい てスパイク信号を伝播させるためには、構成要素で ある単電子振動子を連結する必要がある。連結方法 について以下に述べる。本稿では、振動子を連結す るためにキャパシタ (C) を用いる (図 4(a))。ここ で、スパイク信号を連結振動子に伝えるため、振動 子のバイアス電圧を隣り合う振動子間で逆になるよ うに設定する。図4(b)は、正バイアスの振動子と負 バイアスの振動子がそれぞれ一個の場合の挙動を示 している。ここで、図 4(a) 中の振動子 A のノードに 外部入力を与える。すると、前述のようにノード電 位がしきい値を越えることによりトンネル事象が発 生、電位変化が起こる。この電位変化は結合キャパ シタにより、隣の振動子Bに伝わる。このとき、振 動子Aの電位変化によって振動子Bのノード電位が しきい値を越える場合、振動子 A の電位変化がトン ネル事象を誘発するトリガとなる。したがって、振 動子Bにおいても、トンネル事象が発生し電位変化 が生じる。複数個の振動子が連結され、各振動子の 電位変化が次段の振動子のトリガとなる場合、トン ネル事象がその振動子系で次々に起こる。つまり、ス パイクが後段の振動子に伝搬する。

図5に単電子振動子を用いて構成したニューロン 回路の構成を示す。上述の単電子振動子(図3)は入 出力端子の区別がない。したがって、ニューロン回

-4 -

路の構成において入力と出力を区別するような機構 が必要となる。本稿では、入出力を区別するために 2+n 個の単電子振動子を用いる。振動子 A は外部 入力を受ける素子、振動子  $B_i(i = 1, 2, ..., n)$  はバッ ファ、振動子Cは他のニューロンへと信号を出力す る素子である。ここで Vdd は、スパイク信号伝搬の ため隣り合う振動子と極性が逆になるように設定す る。また、バッファ振動子の数は $n \ge 2$ とする。これ は、スパイク信号の進む向きを一方向(入力端子から 出力端子の方向)にするためである。仮にn = 1と すると、振動子 C においてスパイク信号が双方向に 伝搬してしまう。ニューロンはその挙動として、信 号を一方向に伝える必要があるのでこれでは都合が 悪い。これに対して、 $n \ge 2$ および振動子 C において 発火に必要な入力スパイク数をn個と設定すれば信 号伝播の方向が一方向になる。ここで、振動子 C に おける入力スパイク数とは、振動子 C に同じタイミ ングで入力されるスパイクの数のことをいう。具体 的なニューロン回路の挙動は以下のようになる。入 力信号が振動子Aに与えられるとスパイク(電子ト ンネル)が発生する。振動子Aで発生したスパイク は、振動子 B<sub>i</sub> にそれぞれ伝わる。これにより、バッ ファ振動子においてそれぞれスパイクが発生し振動 子 C に伝わる。振動子 C はバッファからの n 個入 力を受けることによりスパイクを発生し信号を出力 する。なお、振動子Cは外部への出力端子が一本で ある。したがって、出力端子側にノイズやエラーに よるスパイクが発生しても、振動子Cの発火には不 十分な本数のスパイクしか入力されない(出力端子 は1本である)ため、エラースパイクによる振動子 Cの発火はない。ここから、出力端子からのエラー スパイクは振動子 C でブロックされ、逆向き(入力 端子方向)にはスパイクが伝搬しない。以上のよう な動作を実行するために、振動子Cのバイアス電圧 VLをVddよりも小さいバイアス電圧にする。これに より振動子Cのトンネルしきい値が高くなる。した がってスパイクの発生に複数個の入力信号が必要と なり、上記の「信号の進む向きが一方向」という動 作を実現できる[21]。

#### 3.2 単電子ニューロン回路による競合ネット

上述の単電子ニューロン回路を用いて図1(a)の競 合ネットワークを構成する。ここでは、ニューロン回 路のバッファ振動子の数をn = 3とした。ネットワー ク回路の構成を図6に示す。ここで、⊕は正バイアス の単電子振動子, ⊖ は負バイアスの振動子, dendrite





トワーク

はニューロンの樹状突起、soma はニューロンの細胞 体、axon はニューロンの軸索を意味する。図 6(a) で dendrite はスパイク信号を伝えるために単電子振動 子を一次元配列・連結したものを, axon は簡単のた めに配線とする。また、図 6(b) では dendrite および axon は簡単のため配線とする。

これらのネットワークにおいて、多数決型情報処 理のためネットワーク内でニューロンをいくつかの 集団にわける (クラスタ化)。クラスタ化および出 力の多数決をとることにより、ノイズ下でも全体と して正しい動作を期待できる [8]。集団の数を二つと



して、各クラスタに対し入力信号をそれぞれ与える。 ここで入力の種類は、i) 各ニューロン集団に入力す る信号の周波数は同じだが、入力のタイミングがず れているもの,ii) 入力する信号の周波数がニューロ ン集団によって異なるものとする。以下に図 6(a) の ネットワーク(ネットワークA)に入力 i) を適用し たもの、図 6(b) のネットワーク(ネットワークB) に入力 ii) を適用したものについて、ネットワーク動 作を示す。

3.2.1 ネットワーク A

図 6(a) の構成を用いて、入力タイミングに依存す るネットワーク動作を実行する。これを行うために 各クラスタに対して次のような入力信号を用意する。 まず、入力の周波数は同じで各クラスタへの入力タ イミングが違うものとする。また、今回は試験的に 各クラスタが持つニューロン数(クラスタサイズ)を M = 10, 20, 30とする。シナプス結合としてキャパ シタを用い、興奮性シナプスと抑制性のシナプスを 用意する。図 6(a) のネットワークにおいて ⊕-⊖ の結 合が興奮性のシナプス結合、⊕-⊕の結合が抑制性の シナプス結合を意味する。このネットワークの挙動 を以下に示す。スパイク信号が入力されると、それ が dendrite 回路を伝わり soma に到達する。スパイ ク信号が soma に到達すると、soma はスパイクを出 力し axon, シナプスを介してすべてのニューロンの dendrite に抑制信号を伝える。このとき、入力タイ ミングが早いニューロンは、すでに入力信号が伝わっ た後なので抑制信号の影響は受けない。一方で、入 カタイミングが遅いニューロンは、入力信号が soma に伝わる前に抑制信号によって打ち消されてしまう。 したがって、入力タイミングが遅いニューロンは信 号を出力できない。一連の挙動をイメージとして図



7 に示す。ここで、 $S_1$ のニューロンには入力タイミ ングが早いスパイク信号が、S<sub>2</sub>,S<sub>3</sub>のニューロンに は入力タイミングが遅いスパイク信号がそれぞれ入 力されているものとする。コンピュータシミュレー ションによって、入力タイミング依存型のネットワー ク動作を確認した。シミュレーション結果を図8に 示す (クラスタ数 2、クラスタサイズ M = 10、温度 T = 0 K)。入力 1 と入力 2 は二つのクラスタにそ れぞれ入力されるスパイク列を示している。各入力 とも周波数は 20 MHz であり、入力 2 は入力 1 が入 力されてから 10 ns 遅れて入力される。シミュレー ション結果から「勝者」のクラスタの出力平均発火 数は「敗者」のクラスタの出力平均発火数を上回っ ていることがわかる。ここから、このネットワーク では入力信号のタイミングが早いクラスタは生き残 り、他のものは出力が抑制されているといえる。表 1にシミュレーション結果をまとめる。ここで評価 関数1は

$$I = \frac{f_{\rm W}}{f_{\rm W} + f_{\rm L}},\tag{5}$$

で与えられる。ここで、 $f_W$ は「勝者」クラスタの平 均発火率であり、 $f_L$ は「敗者」クラスタの平均発火 率である。表1から次のことがいえる。温度0Kに おいてはクラスタサイズに関わらず競合現象が強く 現れる。熱雑音が存在する場合においても、1K未 満の温度で競合現象を確認できる。これはクラスタ 内の各ニューロン単体が担う責任がニューロン単体

|   |                     | 評価関数 I |        |        |  |
|---|---------------------|--------|--------|--------|--|
|   | 温度                  | M = 10 | M = 20 | M = 30 |  |
|   | 0 K                 | 0.94   | 0.89   | 0.81   |  |
|   | 0.01 K              | 0.92   | 0.81   | 0.7    |  |
|   | 0.1 K               | 0.92   | 0.81   | 0.72   |  |
|   | 1 K                 | 0.5    | 0.5    | 0.51   |  |
| 表 | 1 ネットワーク A におけるクラスタ |        |        |        |  |

ズ,温度と評価関数値の関係

の場合と比べて減少するため、それが冗長性につな がったと考えられる。図2ほど勝者と敗者の違いに 差は現れていないが、熱雑音に対する冗長性を得た といえる。一方で1Kの温度を越えるとパフォーマ ンスが急落する。例えばM = 10のとき、I = 0.5で ある。これは勝者と敗者の平均発火率が同じことを 意味している。つまり、競合現象が見られないとい うことである。

3.2.2 ネットワーク B

次に図 6(b) の構成を用いて、入力周波数依存型の ネットワークを実行する。このネットワークにおける 単体のニューロンは、単電子ニューロン回路 (soma) に出力回路を接続する構成である。各ニューロンは 各出力回路とシナプスを介して結合している。今回、 シナプスとして高抵抗(R<sub>d</sub>)による結合を用いる。 soma 回路内の正バイアス振動子は出力回路の正バ イアス振動子と、soma回路内の負バイアス振動子は 出力回路の負バイアス振動子とそれぞれ抵抗接続し ている。この抵抗接続について以下のことがいえる。 ニューロン回路は入力信号を受けたとき、出力側に スパイクを伝える。ニューロン回路から出力された 信号は、出力回路に伝搬し最終的には Rd が接続さ れた最終段の振動子に到達する。すると、その振動 子ではスパイク(電子トンネル)が発生し、ノードの 電位が反転する。R<sub>d</sub>で接続された振動子はスパイク がない状態で同じ値のノード電位を持つ。したがっ て、一方でスパイクが発生し電位が変化するとR<sub>d</sub>の 両端に電位差が生まれる。このため生じた電位差に よりニューロン内の振動子と出力回路の振動子との 間で電流が流れる。出力回路とニューロンとの間で 電流が流れると、ニューロン内の振動子は電子トン ネルに必要な電荷が奪われる。つまり、その振動子 では電子トンネルが発生しにくい状態となる。つま リニューロンが抑制される。したがって、このネッ トワークで $R_{d}$ は抑制性シナプスのはたらきをする。

コンピュータシミュレーションによって、入力周 波数依存型のネットワーク動作を確認した。シミュ



図 9 ネットワーク B のシミュレーション結 果 (一例)

|   |                      | 評価関数 I |        |        |  |  |  |
|---|----------------------|--------|--------|--------|--|--|--|
|   | 故障率                  | M = 10 | M = 20 | M = 30 |  |  |  |
|   | 0                    | 0.68   | 0.76   | 0.74   |  |  |  |
|   | 0.1                  | 0.63   | 0.51   | 0.57   |  |  |  |
|   | 0.2                  | 0.54   | 0.53   | 0.62   |  |  |  |
| 表 | 2 ネットワーク B におけるクラスタサ |        |        |        |  |  |  |
|   | ズ,故障率と評価関数値の関係       |        |        |        |  |  |  |

レーション結果を図9に示す(クラスタ数2、クラス タサイズ M = 10、温度 T = 0 K)。このシミュレー ションでは入力信号として周波数が異なるものを二 種類用意し、各クラスタにそれぞれ与えた。シミュ レーション結果から前節のネットワークと同様に、 「勝者」のクラスタの出力平均発火率が「敗者」のク ラスタの出力平均発火率を上回っていることがわか る。この結果から、このネットワークでもニューロ ンクラスタ間の競合現象が確認できる。そこから得 たデータについて、集計したものを表2に示す。こ こで、故障率とは、soma 回路において熱によって素 子が故障したと仮定して、soma 回路全体が持ってい る振動子の数に対する soma 回路内の故障した振動 子の割合として表現している。 例として、ニューロ ン数10のネットワークで故障率が0.1、ニューロン 単体が持つ振動子の数5(入力;1 + バッファ; n = 3 + 出力;1)のとき、正常動作をしない振動子の数は  $10 \times 0.1 \times 5 = 5$  個となる。表 2 から次のことがい える。各クラスタサイズのネットワークで、故障率 の増加に伴いパフォーマンスは減少する。故障率が 0.2の場合を比較するとクラスタサイズが大きいほど パフォーマンスが向上する傾向にある。これは前節 のネットワークと同様に、クラスタサイズの増加に 伴いクラスタ内の各ニューロン単体が担う責任が減 少するためと考えられる。このネットワークにおい ても、図2ほど勝者と敗者の違いに差は現れないが、 それでもなおクラスタサイズが大きいほど熱雑音に

-7 -

冗長なネットワーク回路の実現が期待できる。

#### 4. まとめ

本稿では、次世代集積デバイスの候補である単電 子回路について、多数決型情報処理を行うニューラ ルネットワークを導入し、その熱雑音耐性に関して 検討を行った。これは、ニューラルネットワークが 持つ、雑音に対する冗長性の単電子回路への導入を 期待したものである。これに際し、はじめに積分-発 火型ニューロンにおける興奮,不応,休止の三状態を 実行する単電子スパイクニューロン回路を設計した。 また、これを用いて図1に基づく競合ネットワーク を構成した。

今回用いたネットワーク構成では、二章で述べた ニューロンモデルを用いたネットワークの挙動(図 2) ほどノイズに対するロバスト性を得ることができ なかった。しかし、今回提案した構造においても熱雑 音に対する冗長性は得られることが確認できた。こ の冗長性はクラスタサイズと入力信号の与え方から 得られると考えられる。これは、今回検証した各入 力法におけるシミュレーション結果(表1,2)からい える。したがってクラスタサイズが大きく、周波数 依存型のネットワークを用いれば熱雑音にロバスト な単電子 LSI の実現が期待できる。一方で、図2の 結果はニューロン数が 500 のものである。提案ネッ トワークにおいてニューロン数を 500 にした場合、 図2のような結果が得られるだろうか?今回の結果 を踏まえ、さらにニューロン数の多い単電子ニュー ラルネットワークを構成すれば、図2のように熱雑 音に強い単電子回路の実現が期待できる。また、今 回高い温度において冗長性を示さなかった入力タイ ミング依存型のネットワークでもニューロン数が多 くなることで冗長性を示すかもしれない。

以上をまとめると、単電子回路へのニューラルネッ トワークの導入はノイズ耐性という観点から非常に 有用であるといえる。今後の課題としてニューロン 数を多くしたネットワークに関して熱雑音特性の検 討を行う予定である。

#### 文 献

- P. Benioff, "Quantum mechanical models of turing machines that dissipate no energy," *Phys. Rev. Lett.*, vol. 48, pp. 1581-1585, 1982.
- [2] J. R. Tucker, "Complementary digital logic pased on the Coulomb blockade," J. Appl. Phys., vol. 72, no. 9, pp. 4399-4413, 1992.
- [3] N. A. Gershenfeld, "Bulk spin-resonance quantum

computation," *Science*, vol. 275, no. 5298, pp. 350-356, 1997.

- [4] Y. Takahashi *et al.*, "Fabrication technique for Si single-electron transistor operating at roomtemperature," *Elec. Lett.*, vol. 31, no. 2, pp. 136-137, 1995.
- [5] P. W. Shor, "Scheme for reducing decoherence in quantum computer memory," *Phys. Rev. A*, vol. 52, issue 4, pp. R2493-R2496, 1995.
- [6] 下澤 楯夫、"熱雑音を手なずけた昆虫の機械感覚器、" 日本神経回路学会誌, vol. 6, no. 4, pp. 155-166, 1999.
- [7] T. Fukai and S. Kanemura, "Noise-tolerant stimulus discrimination by synchronization with depressing synapses," *Biol. Cybern.*, vol. 85, pp. 107-116, 2001.
- [8] T. Asai *et al.*, "Analog integrated circuits for the Lotka-Volterra competitive neural networks," *IEEE Trans. Neural Networks*, vol. 10, no. 5, pp. 1222-1231, 1999.
- [9] T. Asai *et al.*, "A MOS circuit for depressing synapse and its application to contrast-invariant pattern classification and synchrony detection," 2004 Int. Joint Conf. Neural Networks, W107, 2004.
- [10] O. Hikosaka, "Basal ganglia possible role in motor coordination and learning," *Curr. Opin. in Neurobiol.*, vol. 1, pp. 638-643, 1991.
- [11] Y. Tamori and S. Tanaka, "A model for functional relationships between cerebral cortex and basal ganglia in voluntary movement," *Soc. Neurosci. Abs.*, vol. 19, p. 547, 1993.
- [12] M. A. Cohen and S. Grossberg, "Absolute stability of global pattern formation and parallel memory storage by competitive neural networks," *IEEE Trans. Systems, Man, and Cybern.*, vol. SMC-13, pp. 815-826, 1983.
- [13] E. Majani, R. Erlanson, and Y. A. Mostafa, "On the K-winners-take-all network," in Advances in Neural Information Processing Systems I, Ed. Los Altos, CA:Morgan Kaufmann, 1989, pp. 634-641.
- [14] A. L. Yuille and N. M. Grzywacz, "A winner-takeall mechanism based on presynaptic inhibition feedback," *Neural Computation*, vol. 1, pp. 334-347, 1989.
- [15] W. J. Wolfe et al., R. Walker, G. Duane, and G. Alaghband, "K-winner networks," *IEEE Trans. Neural Networks*, vol. 2, pp. 310-315, 1991.
- [16] S. Kaski and T. Kohonen, "Winner-take-all networks for physiological models of competitive learning," *Neural Networks*, vol. 7, pp. 973-984, 1994.
- [17] J. G. Taylor and F. N. Alavi, "A global competitive neural network," *Biol. Cybern.*, vol. 72, pp. 233-248, 1995.
- [18] A. Adamatzky, Computing in Nonlinear Media and Automata Collectives. Institute of Physics Publishing, Bristol, 2001.
- [19] Y. Matsubara *et al.*, "Reaction-diffusion chip implementing excitable lattices with multiple-valued cellular automata," *IEICE Electronics Express*, vol. 1, no. 9, pp. 248-252, 2004.
- [20] T. Oya et al., "Reaction-Diffusion Systems Consisting of Single-Electron Oscillators," Int. J. Unconventional Computing, vol. 1, no. 2, 2005, in press.
- [21] 大矢 他, "エラー補償アーキテクチャを応用した単 電子スパイクニューロン回路," 信学技報, vol. 104, no. 474, pp. 7-12, 2004.