# ユニポーラ型 ReRAM ネットワークを用いた経路探索アナログガジェット

宮 曦媛 恭穂 伸雄 浅井 哲也 本村 真人

† 北海道大学大学院情報科学研究科 〒 060-0814 札幌市北区北 14 西 9 丁目 E-mail: †xiyuan@lalsie.ist.hokudai.ac.jp

**あらまし** ユニポーラ型抵抗変化メモリを用いて迷路の経路探索電子回路を提案する。まず、用いたユニポーラ型抵抗変化メモリの動作モデルについて説明する。動作モデルによりシミュレーションを行い、ユニポーラ型抵抗変化メ モリの電圧電流特性を示す。次いで、迷路から電子回路に構成する方法を紹介し、ユニポーラ型抵抗変化メモリを用 いた迷路のシミュレーションを行う。最初に小規模な迷路からシミュレーションを行った。比較するため抵抗を用い た迷路のシミュレーションも行った。素子が発する熱量を観測する事により、ユニポーラ型抵抗変化メモリを用いた 回路の方が迷路の経路判別が容易となる事がわかった。さらに大規模な迷路のシミュレーションを行った。熱量の観 測結果により最短経路が得られる事を確認した。

キーワード 抵抗変化メモリ 迷路 アナログコンピュータ

# An Analog Gadget for Path Discovery with a Unipolar ReRAM Network

Xiyuan GONG<sup>†</sup>, Nobuo AKOU<sup>†</sup>, Tetsuya ASAI<sup>†</sup>, and Masato MOTOMURA<sup>†</sup>

† Graduate School of Information Science and Technology, Hokkaido University – Kita 14, Nishi 9, Kita–ku, Sapporo, 060–0814 Japan

E-mail: †xiyuan@lalsie.ist.hokudai.ac.jp

**Abstract** In this paper, an electronic circuit that solves a maze is proposed by using the unipolar resistive random access memories (unipolar resistive RAMs). First, a behavioral model of unipolar resistive RAMs[1] is introduced. Computer simulations of the proposed electronic circuit were developed from a small maze to a big maze. Extensive numerical simulations for solving mazes have been conducted to compare performances between the proposed circuit with unipolar resistive RAMs and a traditional electronic circuit with 2D resistive networks. From the result, we concluded that the electronic circuit based on unipolar resistive RAMs exhibited better performance to find the shortest path of a maze.

Key words Resistive random access memory (ReRAM, resistive RAM), maze, analog computer

### 1. まえがき

あらゆる迷路の解法として「右手法」がよく知られている。 「右手法」は一方の壁(右側また左側)に手を付いて、その壁を 沿って進むという方法である。しかし、迷路には複数な経路が ある場合、ゴールにたどりつけたのは最短経路と限らないが、 最悪でも壁の長さ分だけ歩けば終了できる。

近年、粘菌(単細胞生物)が迷路を解く事が報告された[2][3]。 この実験で用いられた変形体は、真正粘菌の1種であるモジホ コリの生活環の中の1つの状態である。実験では迷路のネガパ ターンがプラスチックフィルムから切り出され、寒天プレート の表面に置かれた。変形体は濡れた寒天表面を好み、フィルム 上を這わない。粘菌が迷路(複数の経路がある場合)の中に置か れると、迷路中に広がる(図1a)。粘菌は体内に管(plasmodial tube)を形成し、この管の中で栄養や情報を伝達すると考えら れる。この栄養や情報を伝達するために原形質が必要となる。 管の中の原形質が多いほど管が太くなり、逆に原形質が少ない ほど管が細くなる。栄養物(餌)を迷路の2カ所にセットし、 その2カ所を迷路の出入り口と見なせば、粘菌はまず行き詰り の経路にある部分を衰退させ、出入り口をつなぐ経路に管を残 す。つまり、粘菌は最終的に最短経路に管を残す。この状態の 粘菌は2カ所の餌から同時に栄養を吸収できるだけでなく、一 つの個体を維持したまま効率的に栄養を吸収できる。つまり、 変形体は体の形を変える事によって迷路の最短経路を示す(図 1b)。

粘菌が持つこの特徴(迷路の最短経路を示す)を電子回路で 構成できれば、迷路を解くアナログ回路の設計が可能となるだ ろう。そこで、抵抗変化メモリを用いて、迷路を解くアナログ



図 2 迷路を解く電子回路の構成方法

回路を設計する方法を提案する。本研究では、大規模な迷路を 解く ReRAM を用いたアナログ回路の設計を目的とする。

## 2. 迷路を解く電子回路

迷路を解くアナログ回路として、抵抗を使ったものがある。 まず迷路から回路を作る手法を説明する。図 2a の迷路が与え られたとき、最初に図 2b の二次元の抵抗回路を作成し(図 2 の 長方形は抵抗とする)、迷路の壁となるところの抵抗を取り除 き、図 3 の回路を作る。迷路を解くには、出入り口間に電圧を 印加する。このとき、入口と出口の間に電流が流れるので、電 流が流れたところが迷路の答えになる(経路 1 と経路 2)。迷路 の分岐点ごとに、それぞれの経路に流れる電流の大きさを調べ る事により経路の長短を判別できる。しかし、迷路の規模が大 きくなり、経路が複雑になると作業量が増える。

電流の代わりに素子が発する熱を観測するとしょう。ここで、 図3の二つの経路に着目する。経路1では抵抗値が低いので、 大きな熱を発生する ( $W = V^2/R$ )。この熱をサーモグラフィな どで観測する事で短い経路の判別が可能となる。しかし、経路 長差(経路ごとの合計抵抗の差)が小さい場合は、判別が難し くなる。

#### 3. 抵抗変化メモリ

抵抗変化メモリ(抵抗変化型メモリ、ReRAM とも呼ばれる。 以下 ReRAM と表記する)は抵抗値の大きさで情報を記憶する メモリである。メモリには大きく分けて、揮発性メモリと不揮 発性メモリがある。ReRAM は不揮発性メモリに属している。

ReRAM は遷移金属酸化物の絶縁体または半導体材料を金属 電極で挟んだ構造を持ち、電圧を印加する事により ReRAM の抵抗が変化する。この抵抗変化効果は 1960 年代に絶縁体の Al<sub>2</sub>O<sub>3</sub> を金属電極で挟んだ素子で微分性抵抗として初めて報告



図3 抵抗アナログ回路

された。それ以来、NiO や SiO、ペロブスカイド型遷移金属酸 化物の Pr<sub>0.2</sub>Ca<sub>0.3</sub>MnO<sub>3</sub> や Cr ドープの SrZrO<sub>3</sub> など様々な材 料で抵抗変化が報告された。以下では、NiO や TiO<sub>2</sub> を用いた ReRAM について説明する。

ReRAM の金属端子間は初期状態では絶縁されている。この 金属端子間にかかる電圧により端子間にフィラメントと呼ばれ る電流パスが形成され、絶縁状態 (高抵抗状態または OFF 状 態) から抵抗状態 (低抵抗状態または ON 状態) に変化すると 考えられている。

ReRAM の種類は二つに分類される(ユニポーラ型とバイ ポーラ型)[4]。バイポーラ型 ReRAM はある方向に電圧を印 加すると抵抗値が減少し、逆の方向に電圧を印加すると抵抗値 が増加する。一方、ユニポーラ型 ReRAM は電圧を印加する 方向に関わらず、電圧の大きさにより抵抗値を変化させる事が できる。本研究では、回路中の素子にどちらの方向に電圧が印 加されるのがわからないため、極性を持たないユニポーラ型 ReRAM が望ましい。

#### 3.1 ユニポーラ型 ReRAM モデル

本稿では、[1] で提案されたユニポーラ型 ReRAM の動作モ デル(素子の動作を記述したモデル)を利用する。この節では、 [1] で提案されたモデルを紹介する。

まず、ReRAM の二つの安定状態を記述するため、双安定の ポテンシャル関数

$$H(u) \equiv \frac{1}{2}u^2 - \beta^{-1} \ln\left(\cosh\left(\beta\left(u-v\right)\right)\right)$$
(1)

を用いる。ここで u は ReRAM の内部状態 (u = 1: ON, u = -1: OFF)、v は ON/OFF 状態を変化させるための入力、  $\beta$  は 1 より十分大きい定数である。-1 < v < 1の場合、(1)の ポテンシャルは二つの極小値 ( $u = \pm 1$  で極小)を持つ関数と なる。 $v \ge 1$ の時、OFF 状態 (u = -1)が安定であり、 $v \le 1$ の時、ON 状態 (u = 1)が安定である。ReRAM の ON 状態 の抵抗を  $R_{ON}$ 、OFF 状態の抵抗を  $R_{OFF}$  とすれば、ReRAM の抵抗  $R_{ReRAM}$  は uの関数

$$R_{\text{ReRAM}} = \frac{1}{2} \left( \left( R_{\text{ON}} - R_{\text{OFF}} \right) u + R_{\text{ON}} + R_{\text{OFF}} \right)$$
(2)

として表される。u が安定である条件は  $du/dt = -\nabla H$  で与え られるため、uのダイナミクスは

$$\tau_1 \frac{du}{dt} = -u + \tanh[\beta \left(u - v\right)] \tag{3}$$

となる。ここで、 $\tau_1$ は ON と OFF の状態変化の時定数である。 次に、vのダイナミクスは

$$\tau_2 \frac{dv}{dt} = -v + u \cdot \alpha(u) \tag{4}$$

のように定義される。ここで  $\tau_2$  は  $\alpha$  に対する v の遅れを示す 時定数である ( $\tau_2 \approx \tau_1$ )。 $\alpha(u)$  は ReRAM の状態変化を表す 関数であり、以下

$$\alpha(u) = \frac{1}{2} \left( \left( n_{\text{OFF}} - n_{\text{ON}} \right) u + n_{\text{OFF}} + n_{\text{ON}} \right)$$
(5)

のように定義される。ここで、 $n_{OFF}$ は ReRAM が ON から OFF に変化する時に 1 となる変数で、 $n_{ON}$ は ReRAM が OFF から ON に変化する時に 1 となる変数である。 $n_{OFF}$  と  $n_{ON}$ は 以下

$$n_{\rm OFF} = \left| \frac{I_{\rm ReRAM}}{I_{\rm TH}^{\rm OFF}} \right|, n_{\rm ON} = \left| \frac{V_{\rm ReRAM}}{V_{\rm TH}^{\rm ON}} \right| \tag{6}$$

のように表される。ここで、 $I_{\text{ReRAM}}$ は ReRAM に流れる電流、 $V_{\text{ReRAM}}$ は ReRAM にかかる電圧、 $I_{\text{TH}}^{\text{OFF}}$ は ReRAM が ON から OFF に変化するときのしきい電流、 $V_{\text{TH}}^{\text{ON}}$ は ReRAM が OFF から ON に変化するときのしきい電圧を表す。

上記のモデルにより ReRAM の動作を説明する。u = -1(OFF 状態)の時、 $\alpha(u) = n_{ON}$ であるため、vは $-n_{OFF}$ に 近づく。 $V_{ReRAM}$ がしきい電圧を超えると、 $n_{ON}$ が1を超え、 vは-1となる。これにより、ReRAM がON(u = 1)に変化 する。一方、u = 1の時vは $n_{OFF}$ に近づき、 $I_{ReRAM} \ge I_{TH}^{OFF}$ のとき $n_{OFF} \ge 1$ となる。この時 ReRAM がOFF(u = -1) に変化する。

 $R_{ON}$ と $I_{TH}^{OFF}$ は ReRAM が OFF から ON に切り替わった 直後に流れる電流に依存する。この電流は何らかの内部状態と して記憶されるはずである。この電流のダイナミクスは以下

$$\tau_3 \frac{dI_{\text{comp}}^{\text{OFF}\to\text{ON}}}{dt} = \gamma(u) \cdot \left(-I_{\text{comp}}^{\text{OFF}\to\text{ON}} + I_{\text{ReRAM}}\right)$$
(7)

$$\gamma = \frac{1-u}{2} \tag{8}$$

のように定義される。ここで、 $I_{\text{comp}}^{\text{OFF}\to\text{ON}}$ は記憶された電流、  $\tau_3(\tau_3 \ll \tau_1)$ は電流を記憶する際の時定数である。ReRAM が OFF から ON に切り替わった直後に流れる電流を保持するた めには、ReRAM が OFF の時に、 $I_{\text{ReRAM}}$  が  $I_{\text{comp}}^{\text{OFF}\to\text{ON}}$  にな るようにし、ReRAM が ON になった後、 $I_{\text{comp}}^{\text{OFF}\to\text{ON}}$  が変化し ないようにすればよい。(7) と (8) により、ReRAM が OFF (u = -1)の時、 $I_{\text{ReRAM}} = I_{\text{comp}}^{\text{OFF}\to\text{ON}}$  となり、ReRAM が ON (u = 1) になると  $dI_{\text{comp}}^{\text{OFF}\to\text{ON}}/dt = 0$  となり、電流値が保持さ



図 4 ReRAM モデルの HSPICE ネットリスト



図 5 ReRAM の SPICE シミュレーション結果

れる。

## 3.2 ユニポーラ型 ReRAM モデルの SPICE シミュレー ション

実デバイスを用いた実験[1]により、以下

$$R_{\rm OFF} = 4.4(k\Omega) \tag{9}$$

$$R_{\rm ON} = -538 \left| I_{\rm comp}^{\rm OFF \to ON} \right| + 47.2(\Omega) \tag{10}$$

$$V_{\rm TH}^{\rm ON} = 1.75(V)$$
 (11)

$$I_{\rm TH}^{\rm OFF} = 1.38 \cdot I_{\rm comp}^{\rm OFF \to ON} \tag{12}$$

のパラメータと関数が得られている。図4左は ReRAM モデ ルの HSPICE ネットリストを示す。n1 と n2 が ReRAM の二 つのノードを示し、u,v が ReRAM の内部状態を示す変数であ る。電圧源 er は (2) を示す。電流源 gu とキャパシタ cu によ り、(3) のダイナミクスを示す系が構成される。電流源 gv と キャパシタ cv は (4) と (5) のダイナミクスを示す。また、電 圧源 eoff と電圧源 eon は (6) を表す。キャパシタ cc と電流源 gc は (7) と (8) のダイナミクスを示す。等価回路図を図4右 に示す。このモデルのシミュレーション結果の一例 [1] を図5 に示す。

#### 4. ReRAM アナログ回路の回路動作

ReRAM を用いた迷路の解き方を説明する。まず、図3の小 規模な迷路(3×3)を例にとって説明する。

まず、回路(図3)中の抵抗を ReRAM で置き換える。全て



図 6 50×50の迷路

の ReRAM に初期状態として OFF 状態を与える。出入り口間 にかける電圧  $V_{IN}$  を 0 から上昇させると、ある ReRAM にかか る電圧が  $V_{TH}$  ( $V_{TH} = 1.75V$ )を超え、その ReRAM は OFF 状態から ON 状態に変化する。ここで、長さの違う二つの経 路 (経路 1, 2)に着目する。短い経路(経路 1)では少ない数 の ReRAM で  $V_{IN}$ を分圧しているため、経路 1 上の ReRAM にかかる電圧が先にしきい値を超え、OFF 状態から ON 状態 になる。すると、経路 1 の抵抗値は経路 2 に比べ非常に小さく なる。印加された電圧が同じ場合、各経路が発する熱量 W は W = V<sup>2</sup>/R で決まるので、経路 1 は経路 2 に比べ強い熱を発 生する。

### 5. シミュレーション結果

迷路を解く回路のシミュレーションを行うため、C 言語を用 いてプログラムを作成した。3.1 節で説明した ReRAM の動作 モデルを用いて計算した。ただし、ON 状態から OFF 状態へ 変化する部分の動作は迷路を解く回路の動作に対して重要では ないため省略した。また各ノード(出入り口のノード以外)と グラウンドとの間にキャパシタを設置した。回路と ReRAM の ダイナミクスを解くにあたり、ルンゲクッタ法を用いて計算を 行った。プログラムの動作を確認するため小規模な迷路(3×3) のシミュレーションを行い、SPICE シミュレーションとの比較 を行った。その後大規模な迷路(50×50)のシミュレーション を行った。

## 5.1 ユニポーラ型 ReRAM

OFF 状態の ReRAM に 0V から 2V の電圧を与えたときの C プログラムシミュレーション結果を図 7 に示す。ReRAM に かかる電圧がしきい値 1.75V に超えると、OFF 状態から ON 状態に変化する。0V から 1.75V までは、OFF 状態の抵抗値



図8 シミュレーション結果(回路の出力熱量)

 $R_{
m OFF}$  が高く、電流がほとんど流れない。しかし、しきい値  $V_{
m TH}$  が 1.75V に達すると ON 状態に変化し、このときの抵抗 値  $R_{
m ON}$  は小さいので( $R_{
m OFF} \gg R_{
m ON}$ )、大きな電流が流れる。

#### 5.2 小規模な迷路

シミュレーションにおいて、キャパシタ容量を 1 nF、シ ミュレーションのタイムステップは 10 ns、入力電圧を  $V_{IN} =$  100(V/s)·tとした。回路中の素子が発する熱量を図 8 (a: 抵 抗回路、b: ReRAM 回路) に示す。色が濃いところは素子が発 する熱が高い。図 8 の (a) と (b) を比較すると、ReRAM 回 路の方が短い経路の判別が容易となる。

#### 5.3 大規模な迷路

大規模な迷路についてシミュレーションを行った。シミュレー ションにおいて、キャパシタ容量を 0.1 nF、タイムステップは 10 ns、入力電圧を  $V_{\rm IN} = 100(V/s) \cdot t$  とした。回路の規模が大 きいため、このシミュレーションには時間がかかる。時間を短 くするため、すべての ReRAM が OFF 状態の時には ReRAM を抵抗で置き換えてシミュレーションを行った。OFF 状態の ReRAM は印加された電圧が 1.75V になると ON 状態に変化 するため、最も大きな電圧が印加されている ReRAM が ON 状態に変化する直前の状態の入力電圧  $V_{\rm IN}$  と各ノード電圧を求 めた。抵抗を ReRAM で置き換え、求めた  $V_{\rm IN}$  と各ノードの 電圧を初期値としてシミュレーションを継続した。シミュレー ション結果(時間ごとに回路中の ReRAM が発する熱の変化) を図 9 に示す。色が濃いところは素子が発する熱が高いとこ ろである。最初にすべての ReRAM が OFF 状態にある(図 9(a) ~ (b))。メイン経路上にある ReRAM は最も大きな電圧



図 9 シミュレーション結果(回路の出力熱量)

を印加されている(図6の実線部分)。入力電圧を上げていく と、メイン経路の ReRAM は印加される電圧が先にしきい値を 超え、ON 状態に変化する。この時、サブ経路(図6の点線部 分) に印加される電圧が大きくなり、サブ経路の中の短い経路 (少ない数の ReRAM) がこの電圧を分圧しているので、この 部分の ReRAM が最後に ON 状態に変化した。R<sub>OFF</sub> ≫ R<sub>ON</sub> であるので、メイン経路の ReRAM が ON 状態に変化した後、 回路中の合計抵抗が小さくなり、各 ReRAM に印加される電 圧が大きくなった。 $W = V^2/R$ より、ReRAM が発する熱が 強くなり、観測しやすくなる(図 9(c) ~ (f))。短いサブ経路 にある ReRAM が ON 状態に変化した後は、最短経路の合計 抵抗が他の経路の合計抵抗より十分小さい。そのため、最短経 路にある ReRAM が強い熱が発している。入力電圧の増加と ともに、ON 状態になった ReRAM が発する熱が強くなる(図 9(g) ~ (o))。よって、ReRAM が発する熱が迷路の最短経路を 示している。

## 6. ま と め

ユニポーラ型抵抗変化メモリを用いて迷路の経路探索電子回 路を提案した。まず、用いたユニポーラ型抵抗変化メモリの動 作モデルについて説明した。動作モデルによりシミュレーショ ンを行い、ユニポーラ型抵抗変化メモリの電圧電流特性を示 した。次いで、迷路から電子回路に構成する方法を紹介し、ユ ニポーラ型抵抗変化メモリを用いた迷路のシミュレーションを 行った。最初に小規模な迷路からシミュレーションを行った。 比較するため抵抗を用いた迷路のシミュレーションも行った。 素子が発する熱量を観測する事により、ユニポーラ型抵抗変化 メモリを用いた回路の方が迷路の経路判別が容易となる事がわ かった。さらに大規模な迷路のシミュレーションを行った。熱 量の観測結果により最短経路が得られる事を確認した。

#### 文 献

- Akou N., Asai T., Yanagida T., Kawai T., and Amemiya Y: "A behavioral model of unipolar resistive RAMs and its application to HSPICE integration," *IEICE Electronics Express*, **7**[19], pp.1467-1473 (2010)
- [2] 中垣 俊之,山田 裕康; "迷路を解く巨大アメーバ細胞:粘菌", 生物物理, Vol. 41, 244-246 (2001).
- [3] Nakagaki, T., Yamada, H. and Toth, A.(2000) Nature 407, 470.
- [4] A. Sawa, "Resistive switching in transition metal oxides," Materials today, vol. 11, no. 6, pp. 28-36, June 2008.